深圳电子展
2024年11月6-8日
深圳国际会展中心(宝安)

小基站SoC芯片设计理念

今天就由中国电子展小编将为你解读更多行业新趋势。

做小基站SoC的一个较大挑战就是提高算力的同时,可以有效的控制功耗。

谈到PC802的设计理念时,蒋颖波博士表示,这款小基站基带芯片设计具有相当高的技术含量,从开初的设计架构搭建阶段,就考虑到了其专用性,尽可能地将相应地功能“硬化”,同时保证足够的灵活性,以应对各种应用场景和标准。这对软硬件的切分能力要求很高,需要很多积累才能做到,这也正是该类芯片设计的难点所在。

蒋颖波博士认为,随着摩尔定律所能发挥的作用越来越弱,要想进一步提高算力,就必须采用异构的方法设计SoC,这也是比科奇小基站基带SoC设计的基本思路和方法,把很多常用的数据处理功能模块“硬化”在芯片内部,从而进一步提升了算力,同时又较好地控制住了功耗。

在笔者看来,这种芯片设计理念,与DPU如出一辙,即根据数据对芯片内部架构进行特殊处理,使相应功能设计具有很强的专用性。蒋颖波博士表示,要根据基带的特性,保持CPU的可编程性,同时将其它对灵活性要求不高的功能都“硬化”,形成“加速器”。这样,在提高性能和效率的同时,还不会显著增加功耗。此外,它又不只是像DPU那样的计算引擎,这对开发团队的通信技术和经验积累,以及对标准的认知深度的要求很高。

除了芯片,比科奇还提供物理层软件,以及开发板,为客户提供Turn-key解决方案。

例如,ORANIC板卡集成了四颗PC802芯片,可提供四个25G以太网SFP连接器,从而可以通过eCPRI/Open Fronthaul前传来支持多个射频单元(RU),支持多达32个天线。ORANIC板卡在支持5G NR物理层(PHY)的同时,也能够运行LTE PHY。LTE是室内基站的必需功能,用来保证支持只有LTE功能的用户终端。

比科奇的一家客户在进行独立评估后,认为ORANIC板卡可以将层一层二的功耗降低超过75%,即对应一个2T2R O-RU的O-DU处理的功耗从74瓦降低到17瓦。此外,ORANIC板卡可大大减少边缘所需的服务器数量,比科奇的另一家客户估计可减少三倍,这是因为采用了专用的、经过优化的芯片来满足对处理能力有苛刻要求的PHY(层一)的处理。这也将使分布式的RAN设备可以被布置到在目前不太可能去部署的地方,例如路边机柜。

ORANIC板卡支持灵活的RAN网络部署,可用于农村郊区、空旷室外、人口密集城区、工业4.0、体育场馆、企业、城市、人口超级密集城区等,且越是人员密集的区域,越能派上用场。

5G发展受限于应用场景的拓展,而比科奇的SoC性能可以帮助小基站发展和拓展很多原来意想不到的应用场景,目前,这样的事情正在该公司的一家大客户那里发生了。

以上便是中国电子展小编为大家整理的相关内容,如果大家对这方面比较感兴趣,可以到深圳电子展参观交流。展会将汇聚全球前端的1200个电子领域企业及品牌参展,覆盖PCBA制程、智能工厂、汽车电子相关的设备新品及技术解决方案。预计70,000名来自工业控制、汽车电子、通信通讯、新能源、智慧城市、医疗电子领域的亚洲电子制造集群企业的采购决策人将莅临展会落实采购计划、行业考察和技术交流。2021年10月20-22日,深圳电子展将于深圳国际会展中心(宝安新馆)隆重开幕,诚邀您莅临参观,为您解读更多行业发展新趋势。

来源:半导体行业观察

Baidu
map